mii_regaddr 571 dev/ic/dc.c dc_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 639 dev/ic/dc.c dc_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 762 dev/ic/dc.c frame.mii_regaddr = reg; mii_regaddr 835 dev/ic/dc.c frame.mii_regaddr = reg; mii_regaddr 521 dev/ic/dcreg.h u_int8_t mii_regaddr; mii_regaddr 354 dev/ic/rtl81x9.c rl_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 440 dev/ic/rtl81x9.c rl_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 1412 dev/ic/rtl81x9.c frame.mii_regaddr = reg; mii_regaddr 1457 dev/ic/rtl81x9.c frame.mii_regaddr = reg; mii_regaddr 661 dev/ic/rtl81x9reg.h u_int8_t mii_regaddr; mii_regaddr 341 dev/ic/xl.c xl_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 421 dev/ic/xl.c xl_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 451 dev/ic/xl.c frame.mii_regaddr = reg; mii_regaddr 469 dev/ic/xl.c frame.mii_regaddr = reg; mii_regaddr 537 dev/ic/xlreg.h u_int8_t mii_regaddr; mii_regaddr 476 dev/pci/if_lgereg.h u_int8_t mii_regaddr; mii_regaddr 428 dev/pci/if_nge.c nge_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 514 dev/pci/if_nge.c nge_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 547 dev/pci/if_nge.c frame.mii_regaddr = reg; mii_regaddr 567 dev/pci/if_nge.c frame.mii_regaddr = reg; mii_regaddr 603 dev/pci/if_ngereg.h u_int8_t mii_regaddr; mii_regaddr 454 dev/pci/if_sis.c sis_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 539 dev/pci/if_sis.c sis_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 620 dev/pci/if_sis.c frame.mii_regaddr = reg; mii_regaddr 668 dev/pci/if_sis.c frame.mii_regaddr = reg; mii_regaddr 424 dev/pci/if_sisreg.h u_int8_t mii_regaddr; mii_regaddr 228 dev/pci/if_ste.c ste_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 313 dev/pci/if_ste.c ste_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 345 dev/pci/if_ste.c frame.mii_regaddr = reg; mii_regaddr 360 dev/pci/if_ste.c frame.mii_regaddr = reg; mii_regaddr 527 dev/pci/if_stereg.h u_int8_t mii_regaddr; mii_regaddr 626 dev/pci/if_tl.c tl_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 717 dev/pci/if_tl.c tl_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 748 dev/pci/if_tl.c frame.mii_regaddr = reg; mii_regaddr 764 dev/pci/if_tl.c frame.mii_regaddr = reg; mii_regaddr 408 dev/pci/if_tlreg.h mii_regaddr:5, mii_regaddr 417 dev/pci/if_tlreg.h u_int8_t mii_regaddr; mii_regaddr 264 dev/pci/if_vr.c vr_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 332 dev/pci/if_vr.c CSR_WRITE_1(sc, VR_MIIADDR, frame->mii_regaddr); mii_regaddr 382 dev/pci/if_vr.c vr_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 412 dev/pci/if_vr.c CSR_WRITE_1(sc, VR_MIIADDR, frame->mii_regaddr); mii_regaddr 447 dev/pci/if_vr.c frame.mii_regaddr = reg; mii_regaddr 471 dev/pci/if_vr.c frame.mii_regaddr = reg; mii_regaddr 441 dev/pci/if_vrreg.h u_int8_t mii_regaddr; mii_regaddr 370 dev/pci/if_wb.c wb_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 460 dev/pci/if_wb.c wb_mii_send(sc, frame->mii_regaddr, 5); mii_regaddr 491 dev/pci/if_wb.c frame.mii_regaddr = reg; mii_regaddr 508 dev/pci/if_wb.c frame.mii_regaddr = reg; mii_regaddr 352 dev/pci/if_wbreg.h u_int8_t mii_regaddr;