user_tinfo       6800 dev/ic/aic79xx.c 		struct	 ahd_transinfo *user_tinfo;
user_tinfo       6806 dev/ic/aic79xx.c 		user_tinfo = &tinfo->user;
user_tinfo       6829 dev/ic/aic79xx.c 		user_tinfo->ppr_options = 0;
user_tinfo       6830 dev/ic/aic79xx.c 		user_tinfo->period = (sc->device_flags[targ] & CFXFER);
user_tinfo       6831 dev/ic/aic79xx.c 		if (user_tinfo->period < CFXFER_ASYNC) {
user_tinfo       6832 dev/ic/aic79xx.c 			if (user_tinfo->period <= AHD_PERIOD_10MHz)
user_tinfo       6833 dev/ic/aic79xx.c 				user_tinfo->ppr_options |= MSG_EXT_PPR_DT_REQ;
user_tinfo       6834 dev/ic/aic79xx.c 			user_tinfo->offset = MAX_OFFSET;
user_tinfo       6836 dev/ic/aic79xx.c 			user_tinfo->offset = 0;
user_tinfo       6837 dev/ic/aic79xx.c 			user_tinfo->period = AHD_ASYNC_XFER_PERIOD;
user_tinfo       6840 dev/ic/aic79xx.c 		if (user_tinfo->period <= AHD_SYNCRATE_160)
user_tinfo       6841 dev/ic/aic79xx.c 			user_tinfo->period = AHD_SYNCRATE_DT;
user_tinfo       6845 dev/ic/aic79xx.c 			user_tinfo->ppr_options |= MSG_EXT_PPR_RD_STRM
user_tinfo       6850 dev/ic/aic79xx.c 				user_tinfo->ppr_options |= MSG_EXT_PPR_RTI;
user_tinfo       6854 dev/ic/aic79xx.c 			user_tinfo->ppr_options |= MSG_EXT_PPR_QAS_REQ;
user_tinfo       6857 dev/ic/aic79xx.c 			user_tinfo->width = MSG_EXT_WDTR_BUS_16_BIT;
user_tinfo       6859 dev/ic/aic79xx.c 			user_tinfo->width = MSG_EXT_WDTR_BUS_8_BIT;
user_tinfo       6862 dev/ic/aic79xx.c 			printf("(%d): %x:%x:%x:%x\n", targ, user_tinfo->width,
user_tinfo       6863 dev/ic/aic79xx.c 			       user_tinfo->period, user_tinfo->offset,
user_tinfo       6864 dev/ic/aic79xx.c 			       user_tinfo->ppr_options);