par               194 dev/mii/amphy.c 	int bmsr, bmcr, par, anlpar;
par               246 dev/mii/amphy.c 		par = PHY_READ(sc, MII_AMPHY_DSCSR);
par               247 dev/mii/amphy.c 		if (par & DSCSR_100FDX)
par               249 dev/mii/amphy.c 		else if (par & DSCSR_100HDX)
par               251 dev/mii/amphy.c 		else if (par & DSCSR_10FDX)
par               253 dev/mii/amphy.c 		else if (par & DSCSR_10HDX)
par               253 dev/mii/nsphy.c 	int bmsr, bmcr, par, anlpar;
par               312 dev/mii/nsphy.c 		par = PHY_READ(sc, MII_NSPHY_PAR);
par               313 dev/mii/nsphy.c 		if (par & PAR_10)
par              1708 dev/pci/bktr/bktr_core.c 	u_int		par;
par              2069 dev/pci/bktr/bktr_core.c 		par = *(u_int *)arg;
par              2070 dev/pci/bktr/bktr_core.c 		write = (par >> 24) & 0xff ;
par              2071 dev/pci/bktr/bktr_core.c 		i2c_addr = (par >> 16) & 0xff ;
par              2072 dev/pci/bktr/bktr_core.c 		i2c_port = (par >> 8) & 0xff ;
par              2073 dev/pci/bktr/bktr_core.c 		data = (par) & 0xff ;
par              2080 dev/pci/bktr/bktr_core.c 		*(u_int *)arg = (par & 0xffffff00) | ( data & 0xff );
par              1106 dev/pci/if_xge.c 	uint64_t par, lcr;
par              1115 dev/pci/if_xge.c 	par = lcr = 0;
par              1175 dev/pci/if_xge.c 		par = sc->sc_txdp[nexttx];
par              1177 dev/pci/if_xge.c 		TXP_WCSR(TXDL_PAR, par);
par               237 dev/pci/noctreg.h 	volatile u_int32_t	par;		/* n, keylen, sksoffset */
par               244 dev/pci/noctreg.h 	volatile u_int32_t	par;		/* n, keylen, sksoffset */