config1 168 dev/eisa/uha_eisa.c u_int8_t config0, config1, config2;
config1 173 dev/eisa/uha_eisa.c config1 = bus_space_read_1(iot, ioh, U24_CONFIG + 1);
config1 176 dev/eisa/uha_eisa.c (config1 & U24_MAGIC2) == 0)
config1 530 dev/ic/elink3.c u_int config1, conn;
config1 538 dev/ic/elink3.c config1 = (u_int)bus_space_read_2(iot, ioh, EP_W3_INTERNAL_CONFIG + 2);
config1 542 dev/ic/elink3.c default_media = (config1 & CONFIG_MEDIAMASK) >> CONFIG_MEDIAMASK_SHIFT;
config1 543 dev/ic/elink3.c autoselect = (config1 & CONFIG_AUTOSELECT) >> CONFIG_AUTOSELECT_SHIFT;
config1 756 dev/ic/elink3.c int config0, config1;
config1 785 dev/ic/elink3.c int config0, config1;
config1 800 dev/ic/elink3.c config1 = (u_int)bus_space_read_2(iot, ioh,
config1 803 dev/ic/elink3.c config1 = config1 & ~CONFIG_MEDIAMASK;
config1 804 dev/ic/elink3.c config1 |= (EPMEDIA_MII << CONFIG_MEDIAMASK_SHIFT);
config1 807 dev/ic/elink3.c bus_space_write_2(iot, ioh, EP_W3_INTERNAL_CONFIG + 2, config1);
config1 862 dev/ic/elink3.c config1 = (u_int)bus_space_read_2(iot, ioh,
config1 867 dev/ic/elink3.c sc->sc_dev.dv_xname, config0, config1);
config1 869 dev/ic/elink3.c config1 = config1 & ~CONFIG_MEDIAMASK;
config1 870 dev/ic/elink3.c config1 |= (medium << CONFIG_MEDIAMASK_SHIFT);
config1 874 dev/ic/elink3.c sc->sc_dev.dv_xname, medium, config1);
config1 877 dev/ic/elink3.c bus_space_write_2(iot, ioh, EP_W3_INTERNAL_CONFIG + 2, config1);
config1 907 dev/ic/elink3.c u_int config1;
config1 929 dev/ic/elink3.c config1 = bus_space_read_2(iot, ioh, EP_W3_INTERNAL_CONFIG + 2);
config1 932 dev/ic/elink3.c config1 =
config1 933 dev/ic/elink3.c (config1 & CONFIG_MEDIAMASK) >> CONFIG_MEDIAMASK_SHIFT;
config1 934 dev/ic/elink3.c req->ifm_active = ep_default_to_media[config1];
config1 496 dev/ic/rtw.c uint8_t config1;
config1 504 dev/ic/rtw.c config1 = RTW_READ8(&sc->sc_regs, RTW_CONFIG1);
config1 505 dev/ic/rtw.c RTW_WRITE8(&sc->sc_regs, RTW_CONFIG1, config1 & ~RTW_CONFIG1_PMEN);
config1 1645 dev/pci/if_bnx.c (flash->config1 & FLASH_BACKUP_STRAP_MASK)) {
config1 1676 dev/pci/if_bnx.c REG_WR(sc, BNX_NVM_CFG1, flash->config1);
config1 324 dev/pci/if_bnxreg.h u_int32_t config1;