TULIP_CSR_WRITE 95 dev/pci/if_de.c #define EMIT do { TULIP_CSR_WRITE(sc, csr_srom_mii, csr); tulip_delay_300ns(sc); } while (0)
TULIP_CSR_WRITE 96 dev/pci/if_de.c #define MII_EMIT do { TULIP_CSR_WRITE(sc, csr_srom_mii, csr); tulip_delay_300ns(sc); } while (0)
TULIP_CSR_WRITE 292 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 293 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 311 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_connectivity, TULIP_SIACONN_RESET);
TULIP_CSR_WRITE 324 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode & ~(TULIP_CMD_RXRUN|TULIP_CMD_TXRUN));
TULIP_CSR_WRITE 334 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_tx_rx, mi->mi_sia_tx_rx);
TULIP_CSR_WRITE 336 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, mi->mi_sia_gp_control|mi->mi_sia_general|TULIP_SIAGEN_WATCHDOG);
TULIP_CSR_WRITE 338 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, mi->mi_sia_gp_data|mi->mi_sia_general|TULIP_SIAGEN_WATCHDOG);
TULIP_CSR_WRITE 340 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, mi->mi_sia_general|TULIP_SIAGEN_WATCHDOG);
TULIP_CSR_WRITE 341 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_connectivity, mi->mi_sia_connectivity);
TULIP_CSR_WRITE 352 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_PINSET|sc->tulip_gpinit);
TULIP_CSR_WRITE 354 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, (u_int8_t) mi->mi_gpdata);
TULIP_CSR_WRITE 365 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, mi->mi_gpcontrol);
TULIP_CSR_WRITE 366 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, mi->mi_gpdata);
TULIP_CSR_WRITE 375 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, (dp[0] + 256 * dp[1]) << 16);
TULIP_CSR_WRITE 381 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, (dp[0] + 256 * dp[1]) << 16);
TULIP_CSR_WRITE 386 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, sc->tulip_rombuf[mi->mi_reset_offset + idx]);
TULIP_CSR_WRITE 391 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, sc->tulip_rombuf[mi->mi_gpr_offset + idx]);
TULIP_CSR_WRITE 397 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, 1);
TULIP_CSR_WRITE 398 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_tx_rx, 0);
TULIP_CSR_WRITE 399 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_status, 0);
TULIP_CSR_WRITE 834 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_PINSET|sc->tulip_gpinit);
TULIP_CSR_WRITE 836 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, sc->tulip_gpdata);
TULIP_CSR_WRITE 845 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 991 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 1012 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_status, sia_status);
TULIP_CSR_WRITE 1412 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_connectivity, TULIP_SIACONN_RESET);
TULIP_CSR_WRITE 1461 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 1498 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_EB_PINS);
TULIP_CSR_WRITE 1499 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_EB_INIT);
TULIP_CSR_WRITE 1500 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command,
TULIP_CSR_WRITE 1503 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command,
TULIP_CSR_WRITE 1542 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_EB_PINS);
TULIP_CSR_WRITE 1543 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_EB_INIT);
TULIP_CSR_WRITE 1544 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command,
TULIP_CSR_WRITE 1547 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command,
TULIP_CSR_WRITE 1592 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, TULIP_CMD_PORTSELECT|TULIP_CMD_MUSTBEONE);
TULIP_CSR_WRITE 1593 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_busmode, TULIP_BUSMODE_SWRESET);
TULIP_CSR_WRITE 1597 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, TULIP_CMD_PORTSELECT |
TULIP_CSR_WRITE 1601 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_SMC_9332_PINS|TULIP_GP_PINSET);
TULIP_CSR_WRITE 1602 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_SMC_9332_INIT);
TULIP_CSR_WRITE 1648 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_EM100_PINS);
TULIP_CSR_WRITE 1649 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_EM100_INIT);
TULIP_CSR_WRITE 1654 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, cmdmode);
TULIP_CSR_WRITE 1665 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, cmdmode|TULIP_CMD_SCRAMBLER);
TULIP_CSR_WRITE 1694 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_ZX34X_PINS);
TULIP_CSR_WRITE 1695 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_ZX34X_INIT);
TULIP_CSR_WRITE 1696 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command,
TULIP_CSR_WRITE 1699 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command,
TULIP_CSR_WRITE 2168 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_ASANTE_PINS|TULIP_GP_PINSET);
TULIP_CSR_WRITE 2169 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, TULIP_GP_ASANTE_PHYRESET);
TULIP_CSR_WRITE 2171 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, 0);
TULIP_CSR_WRITE 2401 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, sc->tulip_gpinit|TULIP_GP_PINSET);
TULIP_CSR_WRITE 2404 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, sc->tulip_rombuf[mi->mi_reset_offset + idx3]);
TULIP_CSR_WRITE 2409 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, sc->tulip_rombuf[mi->mi_gpr_offset + idx3]);
TULIP_CSR_WRITE 2416 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_gp, 0);
TULIP_CSR_WRITE 2507 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, (dp0[0] + 256 * dp0[1]) << 16);
TULIP_CSR_WRITE 2513 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, (dp0[0] + 256 * dp0[1]) << 16);
TULIP_CSR_WRITE 2517 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_general, 0);
TULIP_CSR_WRITE 2616 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_enetrom, 1);
TULIP_CSR_WRITE 3034 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_busmode, TULIP_BUSMODE_SWRESET);
TULIP_CSR_WRITE 3046 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_txlist, sc->tulip_txdescmap->dm_segs[0].ds_addr);
TULIP_CSR_WRITE 3047 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_rxlist, sc->tulip_rxdescmap->dm_segs[0].ds_addr);
TULIP_CSR_WRITE 3048 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_busmode,
TULIP_CSR_WRITE 3132 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_status, TULIP_CSR_READ(sc, csr_sia_status));
TULIP_CSR_WRITE 3170 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 3171 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 3501 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_status, TULIP_STS_RXSTOPPED);
TULIP_CSR_WRITE 3502 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 3503 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 3631 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_status, csr);
TULIP_CSR_WRITE 3674 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode & ~TULIP_CMD_RXRUN);
TULIP_CSR_WRITE 3677 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_status, TULIP_STS_RXSTOPPED);
TULIP_CSR_WRITE 3686 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 3710 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_command, sc->tulip_cmdmode);
TULIP_CSR_WRITE 4021 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_txpoll, 1);
TULIP_CSR_WRITE 4056 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 4061 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 4064 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_txpoll, 1);
TULIP_CSR_WRITE 4144 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_txpoll, 1);
TULIP_CSR_WRITE 4147 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_intr, sc->tulip_intrmask);
TULIP_CSR_WRITE 4544 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_busmode, TULIP_BUSMODE_SWRESET);
TULIP_CSR_WRITE 4674 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_busmode, TULIP_BUSMODE_SWRESET);