TULIP_CSR_READ 317 dev/pci/if_de.c if (TULIP_CSR_READ(sc, csr_command) & (TULIP_CMD_RXRUN|TULIP_CMD_TXRUN))
TULIP_CSR_READ 319 dev/pci/if_de.c if ((TULIP_CSR_READ(sc, csr_command) & TULIP_CMD_FULLDUPLEX) == 0)
TULIP_CSR_READ 347 dev/pci/if_de.c if (((mi->mi_cmdmode ^ TULIP_CSR_READ(sc, csr_command)) & TULIP_GPR_CMDBITS) != 0) {
TULIP_CSR_READ 360 dev/pci/if_de.c if (((mi->mi_cmdmode ^ TULIP_CSR_READ(sc, csr_command)) & TULIP_GPR_CMDBITS) != 0) {
TULIP_CSR_READ 548 dev/pci/if_de.c if ((TULIP_CSR_READ(sc, csr_gp) & mi->mi_actmask) == mi->mi_actdata)
TULIP_CSR_READ 556 dev/pci/if_de.c if ((TULIP_CSR_READ(sc, csr_sia_status) & TULIP_SIASTS_LINKFAIL) == 0)
TULIP_CSR_READ 560 dev/pci/if_de.c printf(TULIP_PRINTF_FMT ": sia status = 0x%08x\n", TULIP_PRINTF_ARGS, TULIP_CSR_READ(sc, csr_sia_status));
TULIP_CSR_READ 810 dev/pci/if_de.c if (TULIP_CSR_READ(sc, csr_sia_status) & TULIP_SIASTS_LINKFAIL)
TULIP_CSR_READ 1011 dev/pci/if_de.c sia_status = TULIP_CSR_READ(sc, csr_sia_status);
TULIP_CSR_READ 1501 dev/pci/if_de.c TULIP_CSR_READ(sc, csr_command) | TULIP_CMD_PORTSELECT |
TULIP_CSR_READ 1504 dev/pci/if_de.c TULIP_CSR_READ(sc, csr_command) & ~TULIP_CMD_TXTHRSHLDCTL);
TULIP_CSR_READ 1506 dev/pci/if_de.c if ((TULIP_CSR_READ(sc, csr_gp) & TULIP_GP_EB_OK100) != 0)
TULIP_CSR_READ 1545 dev/pci/if_de.c TULIP_CSR_READ(sc, csr_command) | TULIP_CMD_PORTSELECT |
TULIP_CSR_READ 1548 dev/pci/if_de.c TULIP_CSR_READ(sc, csr_command) & ~TULIP_CMD_TXTHRSHLDCTL);
TULIP_CSR_READ 1550 dev/pci/if_de.c gpdata = TULIP_CSR_READ(sc, csr_gp);
TULIP_CSR_READ 1605 dev/pci/if_de.c u_int32_t csr = TULIP_CSR_READ(sc, csr_gp);
TULIP_CSR_READ 1644 dev/pci/if_de.c u_int32_t cmdmode = TULIP_CSR_READ(sc, csr_command);
TULIP_CSR_READ 1697 dev/pci/if_de.c TULIP_CSR_READ(sc, csr_command) | TULIP_CMD_PORTSELECT |
TULIP_CSR_READ 1700 dev/pci/if_de.c TULIP_CSR_READ(sc, csr_command) & ~TULIP_CMD_TXTHRSHLDCTL);
TULIP_CSR_READ 1704 dev/pci/if_de.c u_int32_t csr = TULIP_CSR_READ(sc, csr_gp);
TULIP_CSR_READ 1769 dev/pci/if_de.c (void) TULIP_CSR_READ(sc, csr_busmode);
TULIP_CSR_READ 1829 dev/pci/if_de.c data |= TULIP_CSR_READ(sc, csr_srom_mii) & SROMDIN ? 1 : 0;
TULIP_CSR_READ 1844 dev/pci/if_de.c unsigned csr = TULIP_CSR_READ(sc, csr_srom_mii) & (MII_RD|MII_DOUT|MII_CLK);
TULIP_CSR_READ 1862 dev/pci/if_de.c unsigned csr = TULIP_CSR_READ(sc, csr_srom_mii) & (MII_RD|MII_DOUT|MII_CLK);
TULIP_CSR_READ 1879 dev/pci/if_de.c unsigned csr = TULIP_CSR_READ(sc, csr_srom_mii) & (MII_RD|MII_DOUT|MII_CLK);
TULIP_CSR_READ 1885 dev/pci/if_de.c if (TULIP_CSR_READ(sc, csr_srom_mii) & MII_DIN)
TULIP_CSR_READ 1897 dev/pci/if_de.c unsigned csr = TULIP_CSR_READ(sc, csr_srom_mii) & (MII_RD|MII_DOUT|MII_CLK);
TULIP_CSR_READ 1921 dev/pci/if_de.c csr = TULIP_CSR_READ(sc, csr_srom_mii) & (MII_RD|MII_DOUT|MII_CLK);
TULIP_CSR_READ 2619 dev/pci/if_de.c while (((csr = TULIP_CSR_READ(sc, csr_enetrom)) & 0x80000000L) && cnt < 10000)
TULIP_CSR_READ 3132 dev/pci/if_de.c TULIP_CSR_WRITE(sc, csr_sia_status, TULIP_CSR_READ(sc, csr_sia_status));
TULIP_CSR_READ 3629 dev/pci/if_de.c while ((csr = TULIP_CSR_READ(sc, csr_status)) & sc->tulip_intrmask) {
TULIP_CSR_READ 3661 dev/pci/if_de.c u_int32_t misses = TULIP_CSR_READ(sc, csr_missed_frames);
TULIP_CSR_READ 3675 dev/pci/if_de.c while ((TULIP_CSR_READ(sc, csr_status) & TULIP_STS_RXSTOPPED) == 0)